Démarrage rapide : Conception avec AMD Versal™ Adaptive SoC (Langue Francaise) 9h - 17h CET
(ref.A_QSTART)
1 jour - 7 heures
Objectifs
- Au cours de l'événement, on vous présentera la nouvelle plateforme AMD Versal™. Explorez l'architecture hétérogène Versal™ adaptive SoC contenant un réseau sur puce (NoC) programmable et des moteurs d'IA et apprenez à utiliser différents flux d'outils de conception ciblant les dispositifs Versal.
Prérequis
- Aisance avec le langage de programmation C/C++
- Flux de développement logiciel Vitis™ IDE
- Flux de développement matériel avec la suite de conception Vivado™.
- Connaissance de base des FPGA UltraScale™/UltraScale+™ et des MPSoC Zynq™ UltraScale+
Publics Concernés
- Techniciens et Ingénieurs en électronique numérique
- Toutes nos formations étant données à distance, sont accessibles aux personnes à mobilité réduite.
- Notre partenaire AGEFIPH nous accompagne pour mettre en place les adaptations nécessaires liées à votre handicap.
Notes
- Date de version : 01/02/2024
Chapitres
Vue d'ensemble de l'architecture {Lecture}
Flux d'outils de conception {Lecture, Démo}
Développement de logiciels embarqués {Lecture, Démo}
Introduction et concepts NoC {Lecture, démo}
Moteur d'IA {Lecture, Démo}
Moyens Pedagogiques
Encadrement
- Formateur agréé AMD : Ingénieur Electronique et Télécommunication ENSIL
- Expert FPGA AMD – Langage VHDL/Verilog – Design RTL
- Expert SoC & MPSoC AMD – Langage C/C++ – Design Systèmes
- Expert DSP & RFSoC AMD – HLS - Matlab - Design DSP RF
- Expert Versal AMD – Engins AI – Architecte Système Hétérogènes
PC Recommandé
- Configuration logicielle :
- Configuration matérielle :
- Ordinateur récent (i5 ou i7)
- OS Linux 64-bits (Windows 10 compatible)
- Minimum 16Go de mémoire vive
- Résolution d'affichage recommandée 1920x1080