Conception avec les familles AMD 7-Series
(ref.F_7SERIE)
2 jours - 14 heures
Objectifs
- Après avoir terminé cette formation, vous aurez les compétences nécessaires pour:
- 1 - Décrire les nouvelles fonctionnalités du CLB et l'impact qu'ils ont sur votre style de codage HDL
- 2 - Définir les ressources RAM de bloc, FIFO et DSP disponibles
- 3 - Concevoir correctement les ressources Entrées / Sorties et SERDES
- 4 - Identifier les ressources de routage d'horloge, MMCM, PLL
- 5 - Décrire les fonctionnalités supplémentaires disponibles (DDR3, transceivers, ...)
Prérequis
- Connaissances basiques des architectures de FPGA
- Une première expérience réussi d’une conception d’un FPGA à base de VHDL
Publics Concernés
- Techniciens et Ingénieurs en électronique numérique
- Toutes nos formations étant données à distance, sont accessibles aux personnes à mobilité réduite.
- Notre partenaire AGEFIPH nous accompagne pour mettre en place les adaptations nécessaires liées à votre handicap.
Notes
- Date de version : 20/12/2021
Chapitres
Objectif 1
- Présentation FPGA de la série 7 {Lecture}
- Architecture CLB {Lecture, Lab}
- Slice Flip-Flops {Lecture}
- Techniques de codage HDL {Lecture, Lab}
Objectif 2
- Ressource mémoire Block RAM {Lecture, Lab}
- Ressource mémoire FIFO {Lecture}
- Ressources DSP {Lecture, Lab}
Objectif 3
- Vue d'ensemble des ressources d'Entrée/Sortie {Lecture}
- Ressources Electriques d'Entrée/Sortie {Lecture}
- Ressources Logiques d'Entrée/Sortie {Lecture, Lab}
Objectif 4
- Ressources d'horloges {Lectures, Lab}
Objectif 5
- Contrôleurs de mémoire {Lecture}
- Transceivers {Lecture}
- Matériel dédié {Lecture}
Moyens Pedagogiques
- Formation Inter-entreprise en ligne:
Modalités de suivi et appréciation des résultats
- Fiches de présence émargées
- Questionnaire d’appréciation
- Fiche d'évaluation portant sur :
- Questionnaire technique
- Résultat des Travaux pratiques
- Validation des Objectifs
- Remise d'une attestation avec évaluation des acquis
Encadrement
- Formateur agréé AMD : Ingénieur Electronique et Télécommunication ENSIL
- Expert FPGA AMD – Langage VHDL/Verilog – Design RTL
- Expert SoC & MPSoC AMD – Langage C/C++ – Design Systèmes
- Expert DSP & RFSoC AMD – HLS - Matlab - Design DSP RF
- Expert Versal AMD – Engins AI – Architecte Système Hétérogènes
PC Recommandé
- Configuration logicielle :
- Configuration matérielle :
- Ordinateur récent (i5 ou i7)
- OS Linux 64-bits (Windows 10 compatible)
- Minimum 16Go de mémoire vive
- Résolution d'affichage recommandée 1920x1080