Concevoir avec l'ACAP de Versal : Network On Chip

(ref.ACAP_NOC)

1 jour - 7 heures

Objectifs

  • Après avoir suivi cette formation complète, vous aurez les compétences nécessaires pour :
    • Identifier les principaux composants du network on chip dans le ACAP de Versal.
    • Inclure les composants nécessaires pour accéder au NoC depuis le PL
    • Configurer la QoS de la connexion pour un mouvement efficace des données.

Partenaires

xilinx atp

Prérequis

  • Toute classe d'architecture de dispositif Xilinx
  • Familiarité avec la Vivado® Design Suite

Configurations

  • Configuration logicielle :
    • Vivado Design Suite 2020.2
  • Configuration matérielle :
    • Ordinateur récent (i5 ou i7)
    • OS Linux 64-bits (Windows 10 compatible)
    • Minimum 16Go de mémoire vive
    • Résolution d'affichage recommandée 1920x1080

Contenu

Présentation de l'architecture pour les utilisateurs actuels de Xilinx

Comparaison entre les ACAP de Versal et les dispositifs Zynq UltraScale+.

Introduction et concepts NoC

Architecture NoC

Présentation du flux d'outils de conception

Contrôleur de mémoire DDR NoC

Optimisation des performances du NoC

Migration de la conception du système

Moyens Pedagogiques

  • Formation en classe :
    • Présentiel
    • Présentation par vidéo projecteur
    • Fourniture de matériel de cours en format PDF
  • Formation virtuelle :
    • Formation en ligne
    • Présentation par Webex
    • Fourniture de matériel de cours en format PDF

Encadrement

  • Formateur agréé XILINX : Ingénieur Electronique et Télécommunication ENSIL
    • Expert FPGA XILINX – Langage VHDL/Verilog – Design RTL
    • Expert SoC & MPSoC XILINX – Langage C/C++ – Design Systèmes
    • Expert DSP & RFSoC XILINX – HLS - Matlab - Design DSP RF
    • Expert ACAP XILINX – Engins AI – Architecte Système Hétérogènes

Modalités de suivi et appréciation des résultats

  • Fiches de présence émargées
  • Questionnaire d’appréciation
  • Fiche d'évaluation portant sur :
    • Questionnaire technique
    • Résultat des Travaux pratiques
    • Validation des Objectifs
  • Remise d'une attestation avec évaluation des acquis

Publics Concernés

  • Développeurs de matériel et architectes de systèmes, qu'ils migrent à partir de dispositifs Xilinx existants ou qu'ils démarrent avec les dispositifs Versal ACAP.