Conception avec les Transceivers séries
(ref.C_TRX)
2 jours - 14 heures
Objectifs
- Après avoir terminé cette formation, vous aurez les compétences nécessaires pour:
- 1 - Décrire et utiliser les ports et les attributs des émetteurs-récepteurs série dans les FPGA UltraScale
- 2 - Utiliser l'assistant Transceivers FPGA UltraScale pour créer des primitives GT dans une conception
- 3 - Utiliser efficacement les fonctions de codages, pré-accentuation et égalisation linéaire des émetteurs-récepteurs Gigabit
- 4 - Utiliser le design IBERT pour vérifier les liens des émetteurs-récepteurs sur du matériel réel
- 5 - Accéder au matériel de référence et aux outils de débug pour vos designs
Prérequis
- L'expérience Verilog ou VHDL
- La connaissance de base de l'architecture FPGA et des outils de mise en œuvre Vivado™ est utile
- La familiarité avec les bases de base d'E / S série et les normes E / S en série haute vitesse est également utile
Publics Concernés
- Techniciens et Ingénieurs en électronique numérique
- Toutes nos formations étant données à distance, sont accessibles aux personnes à mobilité réduite.
- Notre partenaire AGEFIPH nous accompagne pour mettre en place les adaptations nécessaires liées à votre handicap.
Notes
- Date de version : 03/08/2023
Chapitres
Objectif 1
- Transceivers UltraScale, UltraScale+, Zynq UltraScale+ : Vue d'ensemble {Lecture}
- Transceivers UltraScale, UltraScale+, Zynq UltraScale+ : Horloge et Réinitialisation {Lecture}
Objectif 2
- Vue d'ensemble de l'Assistant Transceiver {Lecture, Lab}
- Simulation de l'émetteur-récepteur {Lecture, Lab}
- Mise en œuvre des émetteurs-récepteurs {Lecture, Lab}
Objectif 3
- Fonctionnalité générale de la couche PCS {Lecture}
- Codage de couche PCS {Lecture, Lab}
Objectif 4
- Détails de la couche PMA {Lecture}
- Optimisation de la couche PMA {Lecture, Lab}
Objectif 5
- Test et débogage de l'émetteur-récepteur {Lecture}
- Considérations relatives à la conception de la carte transceiver {Lecture}
- Exemples d'application transceiver {Lecture}
Moyens Pedagogiques
- Formation Inter-entreprise en ligne:
Modalités de suivi et appréciation des résultats
- Fiches de présence émargées
- Questionnaire d’appréciation
- Fiche d'évaluation portant sur :
- Questionnaire technique
- Résultat des Travaux pratiques
- Validation des Objectifs
- Remise d'une attestation avec évaluation des acquis
Encadrement
- Formateur agréé AMD : Ingénieur Electronique et Télécommunication ENSIL
- Expert FPGA AMD – Langage VHDL/Verilog – Design RTL
- Expert SoC & MPSoC AMD – Langage C/C++ – Design Systèmes
- Expert DSP & RFSoC AMD – HLS - Matlab - Design DSP RF
- Expert Versal AMD – Engins AI – Architecte Système Hétérogènes
PC Recommandé
- Configuration logicielle :
- Configuration matérielle :
- Ordinateur récent (i5 ou i7)
- OS Linux 64-bits (Windows 10 compatible)
- Minimum 16Go de mémoire vive
- Résolution d'affichage recommandée 1920x1080